网站首页
教育杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
医学杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
经济杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
金融杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
管理杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
科技杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
工业杂志
CSSCI期刊 北大期刊 CSCD期刊 统计源期刊 知网收录期刊 维普收录期刊 万方收录期刊 SCI期刊(美)
SCI杂志
中科院1区 中科院2区 中科院3区 中科院4区
全部期刊
公務(wù)員期刊網(wǎng) 論文中心 正文

CMOS芯片抗閂鎖電路設(shè)計(jì)

前言:想要寫出一篇引人入勝的文章?我們特意為您整理了CMOS芯片抗閂鎖電路設(shè)計(jì)范文,希望能給你帶來靈感和參考,敬請閱讀。

摘要:闡述了cmos芯片內(nèi)部產(chǎn)生“閂鎖”效應(yīng)的機(jī)理及其危害;提出了一種CMOS芯片外圍保護(hù)電路的設(shè)計(jì)方法,目的在于盡量避免CMOS芯片發(fā)生“閂鎖效應(yīng)”而被燒壞。對電路的拓?fù)湫问郊案鞑糠值墓δ苓M(jìn)行了詳細(xì)的描述,CMOS外圍保護(hù)電路進(jìn)行設(shè)計(jì)完善后,CMOS芯片使用情況良好,未再發(fā)生過類似故障。

關(guān)鍵詞:CMOS芯片;抗閂鎖;外圍保護(hù)電路;拓?fù)?/p>

1CMOS芯片“閂鎖”誘因及危害

CMOS芯片內(nèi)部存在固有的寄生雙極型PNP晶體管和NPN晶體管,不可避免的在VDD和VSS之間構(gòu)成了PNPN可控硅結(jié)構(gòu)[1]。在一定的外界因素觸發(fā)下(如電源噪聲干擾),VDD和VSS之間會感生橫向電流IRS及縱向電流IRW,IRS、IRW的積累導(dǎo)致VDD和VSS之間的橫向、縱向PNPN可控硅導(dǎo)通,兩個PNPN可控硅之間形成正反饋閉合回路,即使外界的觸發(fā)因素消失,在VDD和VSS之間也有電流流動,即“閂鎖效應(yīng)”。如果電源能夠提供足夠大的電流,由于“閂鎖效應(yīng)”,芯片將最終因電流過大而燒毀?!伴V鎖效應(yīng)”不局限于發(fā)生在CMOS芯片的VDD和VSS之間,還有另一種情況是:某一普通I/O連接在具有帶載能力的電源上,其相鄰I/O連接在電源的回路地上,在一定的外界因素觸發(fā)下,該相鄰I/O之間發(fā)生“閂鎖效應(yīng)”,嚴(yán)重情況下導(dǎo)致芯片內(nèi)部與I/O對應(yīng)的鍵合絲燒斷?;谏鲜雒枋觯珻MOS芯片由于其內(nèi)部的固有結(jié)構(gòu),在一定的外部條件觸發(fā)下必然會出現(xiàn)“閂鎖效應(yīng)”。因此,需對CMOS芯片的外圍電路進(jìn)行完善設(shè)計(jì),盡量避免CMOS芯片在使用過程中發(fā)生“閂鎖效應(yīng)”。

2CMOS芯片抗閂鎖技術(shù)方案

導(dǎo)致CMOS芯片發(fā)生“閂鎖效應(yīng)”的基本條件有以下三個:1)在一定的外界因素觸發(fā)下,CMOS芯片內(nèi)部的寄生雙極型PNP晶體管及NPN晶體管的基極、發(fā)射極處于正向偏置;2)寄生PNP晶體管及NPN晶體管構(gòu)成的PNPN可控硅結(jié)構(gòu)的整體放大倍數(shù)大于1,即βNPN×βPNP>1;3)電源提供的最大電流大于寄生PNPN可控硅結(jié)構(gòu)導(dǎo)通所需要的維持電流。針對上述誘因,制定CMOS芯片外圍電路設(shè)計(jì)方法,盡量避免CMOS芯片發(fā)生“閂鎖效應(yīng)”,且即使CMOS芯片發(fā)生“閂鎖效應(yīng)”,也由于外圍電路的保護(hù)而減小“閂鎖效應(yīng)”的危害。具體的技術(shù)方案如下:1)注意抑制電源跳動,防止電感元件的反向電動勢或電網(wǎng)噪聲竄入CMOS芯片的供電端口,引起CMOS芯片瞬時擊穿而觸發(fā)“閂鎖”效應(yīng)。在CMOS芯片的供電端口應(yīng)注意電源退耦,此外還要注意對電火花箝位。2)防止寄生NPN晶體管或PNP晶體管的發(fā)生極、基極正偏。輸入信號的電壓不得超過電源電壓范圍,輸出端不宜接大電容,一般應(yīng)小于0.1μF。3)注意電源限流。CMOS芯片的功耗很低,在設(shè)計(jì)CMOS系統(tǒng)的電源時,應(yīng)限制電源的輸出電流能力,如果電源電流小于寄生PNPN可控硅結(jié)構(gòu)的維持電流,即使寄生可控硅有觸發(fā)的機(jī)會,也不能維持閂鎖。

3CMOS芯片抗閂鎖電路設(shè)計(jì)

CMOS芯片抗閂鎖電路[2]具體如圖1所示。關(guān)于該電路,詳述如下:1)為抑制電源跳動,在VDD與AGND之間、VSS與AGND之間增加退耦電容,如圖1中C1、C2所示。2)CMOS芯片對供電環(huán)境的要求是:保證CMOS芯片的供電順序,VDD先通電,VSS其次,最后是I/O接口。由于供電環(huán)境通常無法達(dá)到上述要求,本電路在正、負(fù)供電端分別增加了一個管壓降小于1V的二極管,既不會對CMOS芯片的導(dǎo)通電阻、漏電流等特性有影響,還可以對CMOS芯片起到過壓保護(hù)的作用。3)對于電壓范圍超過電源電壓的輸入信號,本電路對其進(jìn)行了分壓處理,保證I/O端的電壓不超過電源電壓,避免輸入信號將CMOS芯片內(nèi)部的鍵合絲直接燒斷。4)對于具有帶載能力的輸入信號(如+15V、-15V、VCC),本電路在其與CMOS芯片的I/O之間增加了電阻,起到了對輸入信號限流的作用。當(dāng)CMOS芯片相鄰I/O之間的寄生可控硅結(jié)構(gòu)被外界因素觸發(fā)而產(chǎn)生閂鎖時,由于輸入信號端有限流電阻,輸入的最大電流不足以使閂鎖效應(yīng)繼續(xù)維持,避免閂鎖效應(yīng)燒壞CMOS芯片內(nèi)部電路。5)本電路將具有帶載能力的輸入信號與其回路信號(如+15V與AGND)排布在CMOS芯片的非相鄰I/O上,即使CMOS芯片相鄰的I/O之間發(fā)生閂鎖效應(yīng),由于電流沒有回流路徑,閂鎖效應(yīng)會很快消失。

4抗閂鎖效果跟蹤情況說明

筆者遇到過3起MAX308(一款CMOS工藝制造的多路選擇開關(guān)芯片)使用過程中失效的案例,通過破壞性失效分析[3],失效原因?yàn)椤巴饨缫氲漠惓P盘栍|發(fā)了電路的閂鎖,芯片內(nèi)部形成了大電流,燒毀了鍵合絲”。圖2是其中一片失效的MAX308的內(nèi)部形貌。按照第3節(jié)所述內(nèi)容對MAX308外圍電路進(jìn)行設(shè)計(jì)完善后,通過最近三年將近800片MAX308的使用情況分析,未再發(fā)生過因“閂鎖”而導(dǎo)致MAX308燒壞的案例,說明針對CMOS芯片易發(fā)“閂鎖”而采取的外圍電路設(shè)計(jì)完善措施有效。

5結(jié)束語

闡述了CMOS芯片內(nèi)部產(chǎn)生“閂鎖”效應(yīng)的機(jī)理及其危害。提出了一種CMOS芯片外圍電路的設(shè)計(jì)方法,目的在于盡量避免CMOS芯片發(fā)生“閂鎖效應(yīng)”而被燒壞。對電路的拓?fù)湫问竭M(jìn)行了詳細(xì)的描述,對CMOS芯片外圍電路設(shè)計(jì)完善后的使用情況進(jìn)行了跟蹤,使用情況表明,文中所述設(shè)計(jì)完善方法可以有效預(yù)防CMOS芯片發(fā)生“閂鎖”效應(yīng),措施有效。

參考文獻(xiàn)

[1]樊海霞,朱純?nèi)剩贑MOS集成電路閂鎖效應(yīng)理論的實(shí)踐[J].電子測試,2015(18):42-43.

[2]康曉鋒,李威,李東珊.CMOS電路抗閂鎖研究[J].微處理機(jī),2009(2):81-84.

[3]黃東巍,蔡依林,任翔.集成電路動態(tài)閂鎖效應(yīng)檢測方法研究[J].電子元器件與信息技術(shù),2018,8(14):14-15,19.

作者:楊東亮 王梅 郭警濤 單位:航空工業(yè)西安航空計(jì)算技術(shù)研究所

免责声明

本站为第三方开放式学习交流平台,所有内容均为用户上传,仅供参考,不代表本站立场。若内容不实请联系在线客服删除,服务时间:8:00~21:00。

AI写作,高效原创

在线指导,快速准确,满意为止

立即体验
文秘服务 AI帮写作 润色服务 论文发表